5CGXFC5C6F27C7
Intel説明: | FPGA Cyclone® V GX Family 77000 Cells 28nm Technology 1.1V 672-Pin FBGA |
導入日: | Oct 1, 2011 |
更新済み:05-OCT-2024 | |
オンライン版:https://www.datasheets.com/ja/part-details/5cgxfc5c6f27c7-intel-60959348
概要
コンポーネントの基本的な一般情報、特性、および特徴について理解してください。また、業界の基準や規制に適合しているかどうかも確認してください。
ライフサイクルプレミアム
EU RoHS No
RoHSバージョン2011/65/EU, 2015/863
自動車 No
供給者CAGEコード4BA62
8542310060
スケジュールB8542310060
PPAP No
AEC認定 No
カテゴリーパス
Semiconductor > Programmable Devices > Programmable Logic Devices > Field Programmable Gate Arrays - FPGAs
Semiconductor > Programmable Devices > Programmable Logic Devices > Field Programmable Gate Arrays - FPGAs
データシート
データシートをダウンロードすることで、電子部品の包括的な理解を得ることができます。このPDFドキュメントには、製品の概要、特徴、仕様、評価、ダイアグラム、応用例など、必要なすべての詳細が含まれています。
データシートのプレビュー
(Latest バージョン)パッケージ
コンポーネントのパッケージ情報には、製品のサイズ、重量、包装に関する重要な詳細が記載されています。これにより、エンジニアは製品が要件や期待に合致しているかどうかを判断することができます。
制限された情報を閲覧するにはログインする必要があります。
Basic Package Type
Package Family Name
Supplier Package
Package Description
Lead Shape
Pin Count
PCB
Package Diameter (mm)
Package Material
Mounting
Package Outline
Package Overall Height (mm)
Package Overall Width (mm)
Package Overall Length (mm)
Jedec
Jedec info (PKG outline)
パラメーター
パラメトリック情報には、部品の重要な特徴や性能指標が表示されます。これにより、エンジニアやサプライチェーンマネージャーは、自身のアプリケーションやニーズに最も適した電子部品を比較・選択することができます。
制限された情報を閲覧するにはログインする必要があります。
生産ライン
Maximum DSP Block Frequency
Maximum MLAB Capacity
Device PCIe Hard IP Blocks
Number of Regional Clocks
Maximum LVDS Data Rate
Maximum Differential I/O Pairs
Maximum I/O Performance
Maximum Distributed RAM Bits
Digital Control Impedance
Number of I/O Banks
Mega Multiply Accumulates per second
Tolerant Configuration Interface Voltage
Minimum Storage Temperature
Number of Inter Dielectric Layers
Maximum Storage Temperature
Shift Registers
Number of Global Clocks
Copy Protection
Typical Supply Current
Maximum Power Dissipation
Temperature Flag
In-System Programmability
Maximum Internal Frequency
Supplier Temperature Grade
Reprogrammability Support
Tradename
Device Logic Gates
Device Logic Units
I/O Voltage
Typical Power Consumption
Maximum Quiescent Current
JTAG Support
Maximum Supply Current
Family Name
Maximum Number of User I/Os
Number of Registers
RAM Bits
Device Logic Cells
Number of Look-up Table Input
Device System Gates
Ethernet MACs
Minimum Operating Supply Voltage
Number of Multipliers
Processor Blocks
Typical Operating Supply Voltage
Transceiver Blocks
Maximum Operating Supply Voltage
Transceiver Speed
Program Memory Type
Dedicated DSP
PCI Blocks
Device Number of DLLs/PLLs
Total Number of Block RAM
Maximum Propagation Delay Time
Giga Multiply Accumulates per Second
Maximum Number of SERDES Channels
Speed Grade
Differential I/O Standards Supported
Single-Ended I/O Standards Supported
External Memory Interface
Supported IP Core
Supported IP Core Manufacture
Minimum Operating Temperature
Maximum Operating Temperature
Programmability
Process Technology