CDCE72010RGCR
Texas Instruments説明: | Clock Generator MHz to 500MHz-IN 1500MHz-OUT 64-Pin VQFN EP T/R |
原産国: | Thailand |
導入日: | Jun 1, 2008 |
更新済み:10-DEC-2024 | |
オンライン版:https://www.datasheets.com/ja/part-details/cdce72010rgcr-texas-instruments-36701690
概要
コンポーネントの基本的な一般情報、特性、および特徴について理解してください。また、業界の基準や規制に適合しているかどうかも確認してください。
ライフサイクルプレミアム
EU RoHS Yes
RoHSバージョン2011/65/EU, 2015/863
EAR99
自動車 No
供給者CAGEコード01295
8542390060
スケジュールB8542390060
PPAP No
AEC認定 No
カテゴリーパス
Semiconductor > Clock and Timing > Clock Distribution > Clock Generators and Synthesizers
Semiconductor > Clock and Timing > Clock Distribution > Clock Generators and Synthesizers
データシート
データシートをダウンロードすることで、電子部品の包括的な理解を得ることができます。このPDFドキュメントには、製品の概要、特徴、仕様、評価、ダイアグラム、応用例など、必要なすべての詳細が含まれています。
データシートのプレビュー
(Latest バージョン)製造
製造情報には、部品の製造および組み立てのための技術要件と仕様が明記されています。この情報は、製造業者が部品の品質と信頼性を維持し、他のデバイスや部品との互換性を確保するために重要です。
パラメーター
パラメトリック情報には、部品の重要な特徴や性能指標が表示されます。これにより、エンジニアやサプライチェーンマネージャーは、自身のアプリケーションやニーズに最も適した電子部品を比較・選択することができます。
制限された情報を閲覧するにはログインする必要があります。
生産ライン
Typical Power Consumption
Internal/External Clock Type
Number of Clock Inputs
Maximum Cycle to Cycle Jitter
Typical Phase Jitter (RMS)
Typical Period Jitter (RMS)
Maximum Output Skew
Output Supply Voltage
Input Signal Type
Output Signal Type
Hitless Protection Switching
Frequency Margining
Programmability
User Programming Method
Spread Spectrum
Number of PLL
Process Technology
Minimum Storage Temperature
Maximum Storage Temperature
Maximum Output Frequency
Serial Management Interface
Maximum Quiescent Current
Typical Duty Cycle
Supplier Temperature Grade
Maximum Supply Current
Number of Outputs per Chip
Input Logic Level
Output Logic Level
Clock Input Frequency
Minimum Operating Supply Voltage
Maximum Operating Supply Voltage
Maximum Power Dissipation
Minimum Operating Temperature
Maximum Operating Temperature
Typical Operating Supply Voltage
参考設計
参考設計のコレクションでインスピレーションとガイダンスを引き出してください。電子部品の能力を示す実用的な実装を探索してください。詳細なドキュメンテーションと回路図で開発プロセスを加速し、効率的なソリューションを作成してください。
CAD モデル
コンポーネントの3D CADモデル、シンボル、およびフットプリントにアクセスしてください。その構造と寸法を視覚化し、デザインを統合し、パフォーマンスを効果的に最適化してください。