SN74LV00APWR

SN74LV00APWR

Texas Instruments

描述:

NAND Gate 4-Element 2-IN CMOS 14-Pin TSSOP T/R

产地:

China

推出日期:

Jan 1, 1995

更新:12-DEC-2024

概述

熟悉该组件的基本一般信息、属性和特征,以及其与行业标准和法规的符合情况。

生命周期高级
欧盟RoHS Yes
RoHS版本2011/65/EU, 2015/863
EAR99
汽车 Yes
供应商CAGE代码01295
8542390060
日程B8542390060
No
剂量水平N/R
PPAP No
AEC认证 No
类别路径
Semiconductor > Standard and Specialty Logic > Standard Logic > Logic Gates

技术资料

通过下载该电子元件的数据手册来全面了解其。这个PDF文档包含了所有必要的细节,如产品概述、特性、规格、评级、图表、应用等等。

数据表预览

(Latest 版本)

制造

制造信息指定了生产和组装该组件的技术要求和规格。这些信息对于制造商来说至关重要,以保持组件的质量和可靠性,并确保其与其他设备和组件兼容。

参数

参数信息显示了该组件的重要特性和性能指标,这有助于工程师和供应链经理比较和选择最适合其应用和需求的电子组件。

生产线
Maximum Supply Current
Maximum Storage Temperature
Typical Quiescent Current
Maximum Quiescent Current
Supplier Temperature Grade
Input Type
Absolute Propagation Delay Time
Minimum High Level Input Voltage
Maximum Input Leakage Current
Maximum Low Level Output Voltage
Maximum Low Level Input Voltage
Minimum High Level Output Voltage
Propagation Delay Test Condition
Number of Output Enables per Element
Maximum High Level Output Current
Maximum Low Level Output Current
Minimum Storage Temperature
Number of Selection Inputs per Element
Maximum Propagation Delay Time @ Maximum CL
Typical Supply Current
Logic Family
Logic Function
Process Technology
Number of Elements per Chip
Number of Element Inputs
Number of Element Outputs
Output Type
Minimum Operating Temperature
Maximum Operating Temperature
Minimum Operating Supply Voltage
Typical Operating Supply Voltage
Maximum Operating Supply Voltage

CAD模型

访问组件的3D CAD模型、符号和封装。轻松可视化其结构和尺寸,集成设计并优化性能。

替代型号

想要更多免费数据吗?

探索其他制造商的等同物、升级、降级以及更多信息。

升级为高级版

无需信用卡。无需承诺。