74HC4046AD/S72,118

74HC4046AD/S72,118

Nexperia

描述:

Phase-locked loop with VCO

推出日期:

Sep 1, 1993

更新:07-NOV-2024

概述

熟悉该组件的基本一般信息、属性和特征,以及其与行业标准和法规的符合情况。

生命周期高级
欧盟RoHS Unknown
RoHS版本2002/95/EC
类别路径
Semiconductor > Clock and Timing > Clock Distribution > Clock Generators and Synthesizers

技术资料

通过下载该电子元件的数据手册来全面了解其。这个PDF文档包含了所有必要的细节,如产品概述、特性、规格、评级、图表、应用等等。

数据表预览

(Latest 版本)

参数

参数信息显示了该组件的重要特性和性能指标,这有助于工程师和供应链经理比较和选择最适合其应用和需求的电子组件。

生产线
Typical Power Consumption
Internal/External Clock Type
Number of Clock Inputs
Maximum Cycle to Cycle Jitter
Typical Phase Jitter (RMS)
Typical Period Jitter (RMS)
Maximum Output Skew
Output Supply Voltage
Input Signal Type
Output Signal Type
Hitless Protection Switching
Frequency Margining
Programmability
User Programming Method
Spread Spectrum
Number of PLL
Process Technology
Minimum Storage Temperature
Maximum Storage Temperature
Maximum Output Frequency
Serial Management Interface
Maximum Quiescent Current
Typical Duty Cycle
Supplier Temperature Grade
Maximum Supply Current
Number of Outputs per Chip
Input Logic Level
Output Logic Level
Clock Input Frequency
Minimum Operating Supply Voltage
Maximum Operating Supply Voltage
Maximum Power Dissipation
Minimum Operating Temperature
Maximum Operating Temperature
Typical Operating Supply Voltage

参考设计

通过我们的参考设计解锁灵感和指导,探索展示电子组件能力的实用实现。通过详细文档和原理图加速开发过程,创建高效的解决方案。

替代型号

想要更多免费数据吗?

探索其他制造商的等同物、升级、降级以及更多信息。

升级为高级版

无需信用卡。无需承诺。