XC2S50-5FGG256CES
Advanced Micro Devices, Inc.설명: | FPGA Spartan®-II Family 50K Gates 1728 Cells 263MHz 0.18um Technology 2.5V 256-Pin FBGA |
원산지: | Korea (Republic of) |
출시일: | Jan 5, 1999 |
업데이트됨:+90 일 | |
온라인 버전:https://www.datasheets.com/ko/part-details/xc2s50-5fgg256ces-advanced-micro-devices--inc--20351041
개요
컴포넌트의 기본 일반 정보, 특성 및 특징에 익숙해지세요. 또한 해당 컴포넌트가 산업 기준과 규정을 준수하는지 확인하세요.
수명 주기프리미엄
EU RoHS Yes
RoHS 버전2011/65/EU, 2015/863
카테고리 경로
Semiconductor > Programmable Devices > Programmable Logic Devices > Field Programmable Gate Arrays - FPGAs
Semiconductor > Programmable Devices > Programmable Logic Devices > Field Programmable Gate Arrays - FPGAs
데이터시트
데이터시트를 다운로드하여 전자 부품에 대해 포괄적인 이해를 갖게 됩니다. 이 PDF 문서에는 제품 개요, 특징, 사양, 등급, 다이어그램, 응용 프로그램 등 모든 필요한 세부 정보가 포함되어 있습니다.
데이터시트 미리보기
(Latest 버전)파라미터
파라미터 정보는 컴포넌트의 중요한 특징과 성능 지표를 표시합니다. 이는 엔지니어 및 공급망 관리자들이 자신들의 애플리케이션과 요구 사항에 가장 적합한 전자 부품을 비교하고 선택하는 데 도움을 줍니다.
제한된 정보를 보려면 로그인해야 합니다.
제품 계열
Maximum DSP Block Frequency
Maximum MLAB Capacity
Device PCIe Hard IP Blocks
Number of Regional Clocks
Maximum LVDS Data Rate
Maximum Differential I/O Pairs
Maximum I/O Performance
Maximum Distributed RAM Bits
Digital Control Impedance
Number of I/O Banks
Mega Multiply Accumulates per second
Tolerant Configuration Interface Voltage
Minimum Storage Temperature
Number of Inter Dielectric Layers
Maximum Storage Temperature
Shift Registers
Number of Global Clocks
Copy Protection
Typical Supply Current
Maximum Power Dissipation
Temperature Flag
In-System Programmability
Maximum Internal Frequency
Supplier Temperature Grade
Reprogrammability Support
Tradename
Device Logic Gates
Device Logic Units
I/O Voltage
Typical Power Consumption
Maximum Quiescent Current
JTAG Support
Maximum Supply Current
Family Name
Maximum Number of User I/Os
Number of Registers
RAM Bits
Device Logic Cells
Number of Look-up Table Input
Device System Gates
Ethernet MACs
Minimum Operating Supply Voltage
Number of Multipliers
Processor Blocks
Typical Operating Supply Voltage
Transceiver Blocks
Maximum Operating Supply Voltage
Transceiver Speed
Program Memory Type
Dedicated DSP
PCI Blocks
Device Number of DLLs/PLLs
Total Number of Block RAM
Maximum Propagation Delay Time
Giga Multiply Accumulates per Second
Maximum Number of SERDES Channels
Speed Grade
Differential I/O Standards Supported
Single-Ended I/O Standards Supported
External Memory Interface
Supported IP Core
Supported IP Core Manufacture
Minimum Operating Temperature
Maximum Operating Temperature
Programmability
Process Technology