PALCE16V8Q-20JC/4
Lattice Semiconductor설명: | CPLD 8 Macro Cells 50MHz 5V 20-Pin PLCC |
원산지: | Unknown |
출시일: | Jun 18, 1996 |
업데이트됨:+90 일 | |
온라인 버전:https://www.datasheets.com/ko/part-details/palce16v8q-20jc-4-lattice-semiconductor-14093900
개요
컴포넌트의 기본 일반 정보, 특성 및 특징에 익숙해지세요. 또한 해당 컴포넌트가 산업 기준과 규정을 준수하는지 확인하세요.
수명 주기프리미엄
EU RoHS No
RoHS 버전2011/65/EU, 2015/863
카테고리 경로
Semiconductor > Programmable Devices > Programmable Logic Devices > Complex Programmable Logic Devices - CPLDs
Semiconductor > Programmable Devices > Programmable Logic Devices > Complex Programmable Logic Devices - CPLDs
데이터시트
데이터시트를 다운로드하여 전자 부품에 대해 포괄적인 이해를 갖게 됩니다. 이 PDF 문서에는 제품 개요, 특징, 사양, 등급, 다이어그램, 응용 프로그램 등 모든 필요한 세부 정보가 포함되어 있습니다.
데이터시트 미리보기
(Latest 버전)제조
제조 정보는 컴포넌트의 제조 및 조립을 위한 기술적 요구 사항과 사양을 명시합니다. 이 정보는 제조업체가 컴포넌트의 품질과 신뢰성을 유지하고 다른 장치 및 구성 요소와 호환되도록 보장하는 데 중요합니다.
파라미터
파라미터 정보는 컴포넌트의 중요한 특징과 성능 지표를 표시합니다. 이는 엔지니어 및 공급망 관리자들이 자신들의 애플리케이션과 요구 사항에 가장 적합한 전자 부품을 비교하고 선택하는 데 도움을 줍니다.
제한된 정보를 보려면 로그인해야 합니다.
제품 계열
Programmable Type
Maximum Internal Frequency
Maximum Clock to Output Delay
Number of Global Clocks
Maximum Operating Frequency
Tolerant Configuration Interface Voltage
Memory Size
Number of I/O Banks
Number of Inter Dielectric Layers
Data Gate
Minimum Storage Temperature
I/O Voltage
Maximum Storage Temperature
Copy Protection
Individual Output Enable Control
Reprogrammability Support
Maximum Operating Current
Temperature Flag
Device System Gates
Supplier Temperature Grade
Tradename
Maximum Propagation Delay Time
Clock Management
Family Name
Device Logic Cells
RAM Bits
Number of User I/Os
Speed Grade
Number of Product Terms per Macro
Number of Logic Blocks/Elements
Number of Macro Cells
Number of Flip Flops
Program Memory Type
Maximum Operating Supply Voltage
Process Technology
Minimum Operating Temperature
Maximum Operating Temperature
Minimum Operating Supply Voltage
Typical Operating Supply Voltage
Programmability
In-System Programmability