SN74ALS575ADWG4

SN74ALS575ADWG4

Texas Instruments

説明:

Flip Flop D-Type Bus Interface Pos-Edge 3-ST 1-Element 24-Pin SOIC Tube

原産国:

Taiwan (Province of China)

導入日:

Jun 1, 1982

更新済み:+90 日

概要

コンポーネントの基本的な一般情報、特性、および特徴について理解してください。また、業界の基準や規制に適合しているかどうかも確認してください。

ライフサイクルプレミアム
EU RoHS Yes
RoHSバージョン2011/65/EU, 2015/863
カテゴリーパス
Semiconductor > Standard and Specialty Logic > Standard Logic > Flip Flops

データシート

データシートをダウンロードすることで、電子部品の包括的な理解を得ることができます。このPDFドキュメントには、製品の概要、特徴、仕様、評価、ダイアグラム、応用例など、必要なすべての詳細が含まれています。

データシートのプレビュー

(Latest バージョン)

製造

製造情報には、部品の製造および組み立てのための技術要件と仕様が明記されています。この情報は、製造業者が部品の品質と信頼性を維持し、他のデバイスや部品との互換性を確保するために重要です。

パラメーター

パラメトリック情報には、部品の重要な特徴や性能指標が表示されます。これにより、エンジニアやサプライチェーンマネージャーは、自身のアプリケーションやニーズに最も適した電子部品を比較・選択することができます。

生産ライン
Maximum Supply Current
Maximum Storage Temperature
Supplier Temperature Grade
Number of Output Enables per Element
Output Signal Type
Bus Hold
Set/Reset
Maximum Propagation Delay Time @ Maximum CL
Maximum High Level Output Current
Maximum Low Level Output Current
Input Signal Type
Maximum Frequency (50pF, 25°C) @ Vcc
Maximum Frequency (15pF, 25°C) @ Vcc
Maximum Propagation Delay (50pF, 25°C) @ Vcc
Maximum Propagation Delay (15pF, 25°C) @ Vcc
Number of Channels per Chip
Minimum Operating Supply Voltage
Maximum Operating Supply Voltage
Minimum Storage Temperature
Typical Operating Supply Voltage
Propagation Delay Test Condition
Maximum Quiescent Current
Absolute Propagation Delay Time
Logic Family
Logic Function
Process Technology
Number of Elements per Chip
Number of Element Inputs
Number of Element Outputs
Output Type
Polarity
Triggering Type
Minimum Operating Temperature
Maximum Operating Temperature

CAD モデル

コンポーネントの3D CADモデル、シンボル、およびフットプリントにアクセスしてください。その構造と寸法を視覚化し、デザインを統合し、パフォーマンスを効果的に最適化してください。

クロスリファレンス

さらに無料のデータに興味がありますか?

他のメーカーからフォーム、フィット、機能が同等の製品や適切なアップグレードやダウングレードなどを発見できます。

プレミアムにアップグレード

クレジットカード不要。コミットメント不要。