PALCE16V8Q-7JI/5

PALCE16V8Q-7JI/5

Lattice Semiconductor

説明:

CPLD 8 Macro Cells 125MHz 5V 20-Pin PLCC

原産国:

Unknown

導入日:

Jun 18, 1996

更新済み:+90 日

概要

コンポーネントの基本的な一般情報、特性、および特徴について理解してください。また、業界の基準や規制に適合しているかどうかも確認してください。

ライフサイクルプレミアム
EU RoHS No
RoHSバージョン2011/65/EU, 2015/863
自動車 No
供給者CAGEコード66675
8542310055
スケジュールB8542310055
PPAP No
AEC認定 No
カテゴリーパス
Semiconductor > Programmable Devices > Programmable Logic Devices > Complex Programmable Logic Devices - CPLDs

データシート

データシートをダウンロードすることで、電子部品の包括的な理解を得ることができます。このPDFドキュメントには、製品の概要、特徴、仕様、評価、ダイアグラム、応用例など、必要なすべての詳細が含まれています。

データシートのプレビュー

(Latest バージョン)

製造

製造情報には、部品の製造および組み立てのための技術要件と仕様が明記されています。この情報は、製造業者が部品の品質と信頼性を維持し、他のデバイスや部品との互換性を確保するために重要です。

Reflow Temp. Source
Wave Temp. Source

パラメーター

パラメトリック情報には、部品の重要な特徴や性能指標が表示されます。これにより、エンジニアやサプライチェーンマネージャーは、自身のアプリケーションやニーズに最も適した電子部品を比較・選択することができます。

生産ライン
Programmable Type
Maximum Internal Frequency
Maximum Clock to Output Delay
Number of Global Clocks
Maximum Operating Frequency
Tolerant Configuration Interface Voltage
Memory Size
Number of I/O Banks
Number of Inter Dielectric Layers
Data Gate
Minimum Storage Temperature
I/O Voltage
Maximum Storage Temperature
Copy Protection
Individual Output Enable Control
Reprogrammability Support
Maximum Operating Current
Temperature Flag
Device System Gates
Supplier Temperature Grade
Tradename
Maximum Propagation Delay Time
Clock Management
Family Name
Device Logic Cells
RAM Bits
Number of User I/Os
Speed Grade
Number of Product Terms per Macro
Number of Logic Blocks/Elements
Number of Macro Cells
Number of Flip Flops
Program Memory Type
Maximum Operating Supply Voltage
Process Technology
Minimum Operating Temperature
Maximum Operating Temperature
Minimum Operating Supply Voltage
Typical Operating Supply Voltage
Programmability
In-System Programmability

クロスリファレンス

さらに無料のデータに興味がありますか?

他のメーカーからフォーム、フィット、機能が同等の製品や適切なアップグレードやダウングレードなどを発見できます。

プレミアムにアップグレード

クレジットカード不要。コミットメント不要。