HD74ACT112FP
Renesas Electronics説明: | Flip Flop JK-Type Neg-Edge 2-Element 16-Pin SOP |
導入日: | Jan 25, 2001 |
更新済み:+90 日 | |
オンライン版:https://www.datasheets.com/ja/part-details/hd74act112fp-renesas-electronics-37002111
概要
コンポーネントの基本的な一般情報、特性、および特徴について理解してください。また、業界の基準や規制に適合しているかどうかも確認してください。
ライフサイクルプレミアム
カテゴリーパス
Semiconductor > Standard and Specialty Logic > Standard Logic > Flip Flops
Semiconductor > Standard and Specialty Logic > Standard Logic > Flip Flops
データシート
データシートをダウンロードすることで、電子部品の包括的な理解を得ることができます。このPDFドキュメントには、製品の概要、特徴、仕様、評価、ダイアグラム、応用例など、必要なすべての詳細が含まれています。
データシートのプレビュー
(Latest バージョン)パラメーター
パラメトリック情報には、部品の重要な特徴や性能指標が表示されます。これにより、エンジニアやサプライチェーンマネージャーは、自身のアプリケーションやニーズに最も適した電子部品を比較・選択することができます。
制限された情報を閲覧するにはログインする必要があります。
生産ライン
Maximum Supply Current
Maximum Storage Temperature
Supplier Temperature Grade
Number of Output Enables per Element
Output Signal Type
Bus Hold
Set/Reset
Maximum Propagation Delay Time @ Maximum CL
Maximum High Level Output Current
Maximum Low Level Output Current
Input Signal Type
Maximum Frequency (50pF, 25°C) @ Vcc
Maximum Frequency (15pF, 25°C) @ Vcc
Maximum Propagation Delay (50pF, 25°C) @ Vcc
Maximum Propagation Delay (15pF, 25°C) @ Vcc
Number of Channels per Chip
Minimum Operating Supply Voltage
Maximum Operating Supply Voltage
Minimum Storage Temperature
Typical Operating Supply Voltage
Propagation Delay Test Condition
Maximum Quiescent Current
Absolute Propagation Delay Time
Logic Family
Logic Function
Process Technology
Number of Elements per Chip
Number of Element Inputs
Number of Element Outputs
Output Type
Polarity
Triggering Type
Minimum Operating Temperature
Maximum Operating Temperature