74HC00PW

74HC00PW

Nexperia

คำอธิบาย:

NAND Gate 4-Element 2-IN CMOS 14-Pin TSSOP

ประเทศกำเนิด:

China

วันที่เริ่มต้น:

Aug 26, 1997

อัปเดตแล้ว:18-OCT-2024

ดูเพิ่มเติม Logic Gates โดย Nexperia

ภาพรวม

ทำความรู้จักกับข้อมูลทั่วไปพื้นฐาน คุณสมบัติ และลักษณะพื้นฐานขององค์ประกอบ รวมถึงความปฏิบัติตามมาตรฐานและกฎระเบียบของอุตสาหกรรม

วงจรชีวิตพรีเมี่ยม
EU RoHS Yes
เวอร์ชัน RoHS2011/65/EU, 2015/863
EAR99
ยานยนต์ No
รหัสกรงซัพพลายเออร์H2HX9
8542390060
ตาราง B8542390060
PPAP No
ได้รับการรับรองจาก AEC No
เส้นทางหมวดหมู่
Semiconductor > Standard and Specialty Logic > Standard Logic > Logic Gates

แผ่นข้อมูล

เข้าใจองค์ประกอบอิเล็กทรอนิกส์อย่างเข้าใจทั่วถึงโดยดาวน์โหลดใบข้อมูลของมัน ไฟล์เอกสาร PDF นี้ประกอบด้วยรายละเอียดที่จำเป็นทั้งหมด เช่นภาพรวมผลิตภัณฑ์ คุณสมบัติ ข้อมูลจำเพาะ เกรด แผนภูมิ แอปพลิเคชัน และอื่น ๆ

ดูตัวอย่างแผ่นข้อมูล

(Latest เวอร์ชัน)

แพคเกจ

ข้อมูลแพคเกจสำหรับองค์ประกอบให้ข้อมูลสำคัญเกี่ยวกับขนาด น้ำหนัก และการบรรจุหีบห่อของผลิตภัณฑ์ สิ่งนี้ช่วยให้วิศวกรรับรู้ได้ว่าผลิตภัณฑ์ตอบสนองความต้องการและความคาดหวังของพวกเขาหรือไม่

Basic Package Type
Package Family Name
Supplier Package
Package Description
Lead Shape
Pin Count
PCB
Package Diameter (mm)
Package Weight (g)
Package Material
Mounting
Package Outline
Jedec

การผลิต

ข้อมูลการผลิตระบุความต้องการทางเทคนิคและข้อกำหนดเฉพาะสำหรับการผลิตและประกอบองค์ประกอบ ข้อมูลนี้สำคัญสำหรับผู้ผลิตเพื่อรักษาคุณภาพและความเชื่อถือขององค์ประกอบ และให้มั่นใจว่าพวกเขาเข้ากันได้กับอุปกรณ์และองค์ประกอบอื่น ๆ

พารามิเตอร์

ข้อมูลพารามิเตอร์แสดงคุณสมบัติที่สำคัญและเมตริกการทำงานขององค์ประกอบ ซึ่งช่วยให้วิศวกรและผู้จัดการโซ่อุปทานเปรียบเทียบและเลือกองค์ประกอบอิเล็กทรอนิกส์ที่เหมาะสมที่สุดสำหรับแอปพลิเคชันและความต้องการของพวกเขา

สายผลิตภัณฑ์
Maximum Supply Current
Maximum Storage Temperature
Typical Quiescent Current
Maximum Quiescent Current
Supplier Temperature Grade
Input Type
Absolute Propagation Delay Time
Minimum High Level Input Voltage
Maximum Input Leakage Current
Maximum Low Level Output Voltage
Maximum Low Level Input Voltage
Minimum High Level Output Voltage
Propagation Delay Test Condition
Number of Output Enables per Element
Maximum High Level Output Current
Maximum Low Level Output Current
Minimum Storage Temperature
Number of Selection Inputs per Element
Maximum Propagation Delay Time @ Maximum CL
Typical Supply Current
Logic Family
Logic Function
Process Technology
Number of Elements per Chip
Number of Element Inputs
Number of Element Outputs
Output Type
Minimum Operating Temperature
Maximum Operating Temperature
Minimum Operating Supply Voltage
Typical Operating Supply Voltage
Maximum Operating Supply Voltage

การออกแบบอ้างอิง

ปลดล็อกความคิดและคำแนะนำด้วยชุดอ้างอิงของเรา เรียกดูการนำไปใช้งานที่เป็นปฏิสัมพันธ์ที่แสดงให้เห็นถึงความสามารถของส่วนประกอบอิเล็กทรอนิกส์ ส่งเสริมกระบวนการพัฒนาและสร้างสรรค์ทางเลือกที่มีประสิทธิภาพด้วยเอกสารและแผนภาพอย่างละเอียด

ครอส

สนใจข้อมูลฟรีเพิ่มเติมหรือไม่?

ค้นพบความเทียมรูปแบบของผู้ผลิตอื่นหรืออัพเกรดและดาวน์เกรดที่เหมาะสม และอื่นๆ อีกมากมาย

อัพเกรดเป็นพรีเมียม

ไม่ต้องใช้บัตรเครดิต ไม่มีการสัญญา