74HCT75N,652
Nexperia説明: | Latch Transparent 4-CH D-Type 16-Pin PDIP Bulk |
導入日: | Dec 1, 1990 |
更新済み:+90 日 | |
もっと見る Latches 著者 Nexperia |
オンライン版:https://www.datasheets.com/ja/part-details/74hct75n-652-nexperia-82202165
概要
コンポーネントの基本的な一般情報、特性、および特徴について理解してください。また、業界の基準や規制に適合しているかどうかも確認してください。
ライフサイクルプレミアム
EU RoHS Unknown
RoHSバージョン2002/95/EC
カテゴリーパス
Semiconductor > Standard and Specialty Logic > Standard Logic > Latches
Semiconductor > Standard and Specialty Logic > Standard Logic > Latches
データシート
データシートをダウンロードすることで、電子部品の包括的な理解を得ることができます。このPDFドキュメントには、製品の概要、特徴、仕様、評価、ダイアグラム、応用例など、必要なすべての詳細が含まれています。
データシートのプレビュー
(Latest バージョン)パラメーター
パラメトリック情報には、部品の重要な特徴や性能指標が表示されます。これにより、エンジニアやサプライチェーンマネージャーは、自身のアプリケーションやニーズに最も適した電子部品を比較・選択することができます。
制限された情報を閲覧するにはログインする必要があります。
生産ライン
Typical Supply Current
Absolute Propagation Delay Time
Number of Input Enables per Element
Number of Output Enables per Element
Set/Reset
Number of Channels per Chip
Number of Selection Inputs per Element
Propagation Delay Test Condition
Maximum Low Level Output Current
Typical Quiescent Current
Maximum Supply Current
Supplier Temperature Grade
Maximum Propagation Delay Time @ Maximum CL
Bus Hold
Maximum High Level Output Current
Maximum Quiescent Current
Minimum Storage Temperature
Maximum Storage Temperature
Logic Family
Process Technology
Latch Mode
タイプ
Number of Elements per Chip
Number of Inputs per Chip
Number of Outputs per Chip
Output Type
Polarity
Minimum Operating Supply Voltage
Tolerant I/Os
Typical Operating Supply Voltage
Minimum Operating Temperature
Maximum Operating Supply Voltage
Maximum Operating Temperature