SN74S74N3

Beschreibung:

Flip Flop D-Type Pos-Edge 2-Element 14-Pin PDIP Tube

Einführungsdatum:

Dec 1, 1983

Aktualisiert:+90 Tage

Überblick

Machen Sie sich mit den grundlegenden allgemeinen Informationen, Eigenschaften und Merkmalen des Bauteils vertraut, sowie mit seiner Einhaltung von Branchenstandards und Vorschriften.

LebenszyklusPremium
EU-RoHS Unknown
RoHS-Version2002/95/EC
Kategoriepfad
Semiconductor > Standard and Specialty Logic > Standard Logic > Flip Flops

Datenblatt

Erhalten Sie ein umfassendes Verständnis des elektronischen Bauteils, indem Sie das Datenblatt herunterladen. Dieses PDF-Dokument enthält alle erforderlichen Details wie Produktübersicht, Merkmale, Spezifikationen, Bewertungen, Diagramme, Anwendungen und mehr.

Vorschau des Datenblatts

(Latest Version)

Herstellung

Die Herstellungsinformationen legen die technischen Anforderungen und Spezifikationen für die Produktion und Montage des Bauteils fest. Diese Informationen sind für Hersteller entscheidend, um die Qualität und Zuverlässigkeit der Komponenten zu gewährleisten und sicherzustellen, dass sie mit anderen Geräten und Komponenten kompatibel sind.

Parametrisch

Die parametrischen Informationen zeigen wichtige Merkmale und Leistungskennzahlen des Bauteils auf, was Ingenieuren und Supply-Chain-Managern hilft, das am besten geeignete elektronische Bauteil für ihre Anwendungen und Bedürfnisse zu vergleichen und auszuwählen.

productlijn
Maximum Supply Current
Maximum Storage Temperature
Supplier Temperature Grade
Number of Output Enables per Element
Output Signal Type
Bus Hold
Set/Reset
Maximum Propagation Delay Time @ Maximum CL
Maximum High Level Output Current
Maximum Low Level Output Current
Input Signal Type
Maximum Frequency (50pF, 25°C) @ Vcc
Maximum Frequency (15pF, 25°C) @ Vcc
Maximum Propagation Delay (50pF, 25°C) @ Vcc
Maximum Propagation Delay (15pF, 25°C) @ Vcc
Number of Channels per Chip
Minimum Operating Supply Voltage
Maximum Operating Supply Voltage
Minimum Storage Temperature
Typical Operating Supply Voltage
Propagation Delay Test Condition
Maximum Quiescent Current
Absolute Propagation Delay Time
Logic Family
Logic Function
Process Technology
Number of Elements per Chip
Number of Element Inputs
Number of Element Outputs
Output Type
Polarity
Triggering Type
Minimum Operating Temperature
Maximum Operating Temperature

Überschneidungen

Interessiert an weiteren kostenlosen Daten?

Entdecken Sie ein form-fit-function-Äquivalent eines anderen Herstellers oder sogar geeignete Upgrades und Downgrades und vieles mehr.

Premium abonnieren

Keine Kreditkarte. Keine Verpflichtungen.